8086/8088与外设进行数据交换时,经常会在( )状态后进入等待周期。A.T1B.T2C.T3D.T4

题目

8086/8088与外设进行数据交换时,经常会在( )状态后进入等待周期。

A.T1

B.T2

C.T3

D.T4


相似考题
更多“8086/8088与外设进行数据交换时,经常会在( )状态后进入等待周期。A.T1B.T2C.T3D.T4 ”相关问题
  • 第1题:

    当RESET信号进入高电平状态时,将使8086/8088 CPU的()寄存器初始化为0FFFFH。

    A.SS

    B.ES

    C.DS

    D.CS


    D

  • 第2题:

    8086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在()状态之间插入若干等待周期TW。

    A.T1 和T2

    B.T2 和T3

    C.T3 和T4

    D.随机


    正确

  • 第3题:

    8086/8088的一个基本总线周期所包含的时钟周期数为()

    A.2个

    B.2个加1个等待周期

    C.4个

    D.4个加2个等待周期


    微机实现指令的功能体现为执行指令,每条指令的执行过程包括取指令和执行指令两个步骤,执行一条指令所需的时间称为指令周期。实现不同功能、完成不同操作的指令,其指令周期是不等长的。在执行指令的过程中,CPU要占用系统总线访问存储器或外部设备,以便从存储器或外部接口中读取指令或指令所需的操作数。CPU每占用一次系统总线进行信息的输入/输出所需要的时间就是总线周期CPU在一个总线周期中访问一次存储器或外部设备接口,每一次访问过程都需要多个基本步骤并按一定顺序进行,因此可以将每一个总线周期再具体划分为若干个小的阶段,每个阶段称为一个时钟周期。一个基本的8086总线周期由4个时钟周期组成的,每个时钟周期为一个T状态如果一个8086CPU的时钟频率为5MHz,它时钟周期1/5MHZ=0.2μs,一个总线周期包含4个时钟周期,那么一个基本总线周期=4×0.2μs=0.8μ

  • 第4题:

    当访问存储器或外设时,存储器或外设不能及时配合CPU传输数据时,存储器或外设通过“READY”信号在T3之前向CPU发出一个“数据未准备好”信号,CPU会在T3之前插入一个或多个等待时间周期。当存储器或外设准备好数据,通过“READY”发“准备好”信号,CPU接受此信号后,会自动脱离 TW状态进入T4状态。因此,插入多少个TW由“READY”信号决定。


    状态寄存器

  • 第5题:

    2、8086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在()状态之间插入若干等待周期TW。

    A.T1 和T2

    B.T2 和T3

    C.T3 和T4

    D.随机


    地址线 数据线 控制线