8086/8088与外设进行数据交换时,经常会在( )状态后进入等待周期。
A.T1
B.T2
C.T3
D.T4
第1题:
当RESET信号进入高电平状态时,将使8086/8088 CPU的()寄存器初始化为0FFFFH。
A.SS
B.ES
C.DS
D.CS
第2题:
8086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在()状态之间插入若干等待周期TW。
A.T1 和T2
B.T2 和T3
C.T3 和T4
D.随机
第3题:
8086/8088的一个基本总线周期所包含的时钟周期数为()
A.2个
B.2个加1个等待周期
C.4个
D.4个加2个等待周期
第4题:
当访问存储器或外设时,存储器或外设不能及时配合CPU传输数据时,存储器或外设通过“READY”信号在T3之前向CPU发出一个“数据未准备好”信号,CPU会在T3之前插入一个或多个等待时间周期。当存储器或外设准备好数据,通过“READY”发“准备好”信号,CPU接受此信号后,会自动脱离 TW状态进入T4状态。因此,插入多少个TW由“READY”信号决定。
第5题:
2、8086/8088 CPU 与慢速存储器或I/O 接口之间进行数据传输,为了使传送速度匹配,有时需要在()状态之间插入若干等待周期TW。
A.T1 和T2
B.T2 和T3
C.T3 和T4
D.随机