88
880
211×8
28×11
第1题:
4K×8RAM芯片的地址输入端为()个,数据输出端为()个。
第2题:
RAM芯片中除存储体和控制电路外还含有()。
第3题:
已知某RAM芯片的引脚中有11根地址线,8位数据线,则该存储器的容量为()字节。若该芯片所占存储空间的起始地址为2000H,其结束地址为()。
第4题:
在8088系统总线上扩充设计8K的字节的SRAM存储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路74LS138。计算此RAM存储区的最高地址是多少。
第5题:
已知某RAM芯片的容量为4K×4b,该芯片有数据线D3~D0,地址线A11~A0,读写控制线WE和片选信号线CS。若用这种RAM芯片构成0000H~1FFFH与6000H~7000HRAM1与RAM2两个寻址空间的内存区,需要几块这种RAM芯片?共分几个芯片组?该RAM芯片有几根地址线?几根数据线?
第6题:
将一个包含有32768个基本单元的存储电路设计成4096个字节的RAM,则该RAM有()根数据线,()根地址线。
第7题:
一个4k*4RAM芯片的地址线有()根,数据线有()。
第8题:
若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线+位线)共有()条。
第9题:
第10题:
地址寄存器
地址译码器
数据寄存器
程序计数器
第11题:
第12题:
第13题:
某ROM芯片中有12根地址输入端和8个数据输出端,该芯片的存储容量是多少位?
第14题:
设某系统的CPU有地址线16条,连接了4K ROM和1K RAM。已知ROM用8708芯片(1024×8),RAM用2114芯片(1024×4)。若用高位地址线全译码输出作为各芯片的选片信号,最高地址的4条输出线接ROM,最低地址的输出线接RAM,则各片的地址范围是多少?
第15题:
某RAM芯片的存储容量为1024×8位,该芯片的外部引脚应有几条地址线?几条数据线?若已知某RAM芯片引脚中有13条地址线,8条数据线,那么该芯片的存储容量是多少?
第16题:
在8086最小方式系统总线上扩充设计16K字节的SRAM存储器电路,SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路采用74LS138。计算此RAM存储区域的最高地址是多少?
第17题:
已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。
第18题:
有一个容量为256×4位的RAM,该RAM有()个基本存储单元,该RAM每次访问()个基本存储单元,该RAM有()根地址线。
第19题:
若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线加位线)共有()条。
第20题:
RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是()位。
第21题:
第22题:
第23题:
第24题: