更多“RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM”相关问题
  • 第1题:

    4K×8RAM芯片的地址输入端为()个,数据输出端为()个。


    正确答案:12;8

  • 第2题:

    RAM芯片中除存储体和控制电路外还含有()。

    • A、地址寄存器
    • B、地址译码器
    • C、数据寄存器
    • D、程序计数器

    正确答案:A,B,C

  • 第3题:

    已知某RAM芯片的引脚中有11根地址线,8位数据线,则该存储器的容量为()字节。若该芯片所占存储空间的起始地址为2000H,其结束地址为()。


    正确答案:2K;27FFH

  • 第4题:

    在8088系统总线上扩充设计8K的字节的SRAM存储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路74LS138。计算此RAM存储区的最高地址是多少。


    正确答案:最高地址是05FFFH。

  • 第5题:

    已知某RAM芯片的容量为4K×4b,该芯片有数据线D3~D0,地址线A11~A0,读写控制线WE和片选信号线CS。若用这种RAM芯片构成0000H~1FFFH与6000H~7000HRAM1与RAM2两个寻址空间的内存区,需要几块这种RAM芯片?共分几个芯片组?该RAM芯片有几根地址线?几根数据线?


    正确答案:RAM1存储空间范围为0000H~1FFFH,即8KB,需4片4K×4bRAM芯片。RAM2存储空间范围为6000H~7000H,即4KB,需两片4K×4bRAM芯片。

  • 第6题:

    将一个包含有32768个基本单元的存储电路设计成4096个字节的RAM,则该RAM有()根数据线,()根地址线。


    正确答案:8;12

  • 第7题:

    一个4k*4RAM芯片的地址线有()根,数据线有()。


    正确答案:12;4

  • 第8题:

    若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线+位线)共有()条。

    • A、8
    • B、16
    • C、32
    • D、256

    正确答案:C

  • 第9题:

    问答题
    2114RAM(1024×4位)的存储器为64×64矩阵,它的地址输入线,行地址输入线,列地址输入线,输入/输出线各是多少条?每条列选择输出线同时接几位?

    正确答案: 地址输入线10条;
    行地址输入线6条;
    列地址输入线4条;
    输入输出线4条;
    每条列选输出线同时接四位。
    解析: 暂无解析

  • 第10题:

    多选题
    RAM芯片中除存储体和控制电路外还含有()。
    A

    地址寄存器

    B

    地址译码器

    C

    数据寄存器

    D

    程序计数器


    正确答案: D,C
    解析: 暂无解析

  • 第11题:

    问答题
    在8088系统总线上扩充设计8K的字节的SRAM存储器电路。SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路74LS138。计算此RAM存储区的最高地址是多少。

    正确答案: 最高地址是05FFFH。
    解析: 暂无解析

  • 第12题:

    问答题
    某ROM芯片中有12根地址输入端和8个数据输出端,该芯片的存储容量是多少位?

    正确答案: 芯片的存储容量是4K*8位。
    解析: 暂无解析

  • 第13题:

    某ROM芯片中有12根地址输入端和8个数据输出端,该芯片的存储容量是多少位?


    正确答案:芯片的存储容量是4K*8位。

  • 第14题:

    设某系统的CPU有地址线16条,连接了4K ROM和1K RAM。已知ROM用8708芯片(1024×8),RAM用2114芯片(1024×4)。若用高位地址线全译码输出作为各芯片的选片信号,最高地址的4条输出线接ROM,最低地址的输出线接RAM,则各片的地址范围是多少? 


    正确答案: 4片ROM地址范围是F000H~F3FFH,F400H~F7FFH,F800H~FBFFH,FC00H~FFFFH;RAM的地址范围是0000H~03FFH。

  • 第15题:

    某RAM芯片的存储容量为1024×8位,该芯片的外部引脚应有几条地址线?几条数据线?若已知某RAM芯片引脚中有13条地址线,8条数据线,那么该芯片的存储容量是多少?


    正确答案:该芯片的外部引脚应有10条地址线,8条数据线。
    RAM芯片引脚中有13条地址线,8条数据线,那么该芯片的存储容量是8K×8位。

  • 第16题:

    在8086最小方式系统总线上扩充设计16K字节的SRAM存储器电路,SRAM芯片选用Intel6264,起始地址从04000H开始,译码器电路采用74LS138。计算此RAM存储区域的最高地址是多少?


    正确答案:07FFFH

  • 第17题:

    已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。


    正确答案:若芯片内部采用128×128矩阵排列,设芯片的最大刷新间隔时间为2ms ,则相邻两行之间的刷新间隔为:刷新间隔=最大刷新间隔时间÷行数=2ms÷128=15.625μs可取刷新间隔15.5μs。

  • 第18题:

    有一个容量为256×4位的RAM,该RAM有()个基本存储单元,该RAM每次访问()个基本存储单元,该RAM有()根地址线。


    正确答案:1024;4;8

  • 第19题:

    若RAM的地址码有8位,行、列地址译码器的输入端都为4个,则它们的输出线(即字线加位线)共有()条。

    • A、8
    • B、16
    • C、32
    • D、256

    正确答案:C

  • 第20题:

    RAM的基本结构包含地址译码器、存储矩阵和读写电路三大部分。一个RAM芯片有11个地址输入端,8个数据输出端,则该RAM芯片的容量是()位。

    • A、88
    • B、880
    • C、211×8
    • D、28×11

    正确答案:C

  • 第21题:

    问答题
    已知有16K×1的DRAM芯片,其引脚功能如下:地址输入A6~A0,行地址选择RAS,列地址选择CAS,数据输入端DIN,数据输出端DOUT,控制端WE。请用给定芯片构成256KB的存储器,采用奇偶校验。试问:若芯片内部采用128×128矩阵排列,求异步刷新时该存储器的刷新间隔。

    正确答案: 若芯片内部采用128×128矩阵排列,设芯片的最大刷新间隔时间为2ms ,则相邻两行之间的刷新间隔为:刷新间隔=最大刷新间隔时间÷行数=2ms÷128=15.625μs可取刷新间隔15.5μs。
    解析: 暂无解析

  • 第22题:

    问答题
    现有(1024B×4)RAM集成芯片一个,该RAM有多少个存储单元?有多少条地址线?该RAM含有多少个字?其字长是多少位?访问该RAM时,每次会选中几个存储单元?

    正确答案: 该RAM集成芯片有4096个存储单元;地址线为10根;含有1024个字,字长是4位;访问该RAM时,每次会选中4个存储单元。
    解析: 暂无解析

  • 第23题:

    填空题
    4K×8RAM芯片的地址输入端为()个,数据输出端为()个。

    正确答案: 12,8
    解析: 暂无解析

  • 第24题:

    填空题
    一静态RAM芯片的地址线为A0~A10,数据线为D0~D3,则该存储器芯片的存储容量为()。

    正确答案: 2K×4位
    解析: 暂无解析