在布线时,将低电平与高电平信号线隔离开的目的是()
第1题:
8086微处理器在最小模式下执行输出操作时,下列( )所描述的状态是正确的。
A.RD低电平,WR高电平,M/IO高电平
B.RD高屯子,WR低电平,M/IO高电平
C.RD低电子,WR高电平,M/IO低电平
D.RD高电平,WR低电平,M/IO低电平
第2题:
怎样在将高电平刹车用在低电平刹车?
第3题:
INTEL 8088 CPU可以访问的存储器空间可达1M,使用的地址信号线为A19~A0,CPU执行一次存储器读操作时,有效控制信号是()。
第4题:
供电电压相同时,CMOS电路与TTL电路输出的高电平与低电平的情况为()
第5题:
给数控机床配线时高电平与低电平的信号线可以捆扎在一起。
第6题:
TTL与非门输入端全部接地(低电平)时,输出()。
第7题:
51单片机执行MOVX写指令时,相关的信号状态是()。
第8题:
使用7447驱动七段显示器时,若要测试其所连接的七段显示器是否故障,应()?
第9题:
JT-C车载设备主机提供过绝缘节信息JY,载频为:750Hz、850Hz时JY信息为;载频为1700Hz、2000Hz时JY信息为;以下哪种组合满足题目要求()。
第10题:
某中断请求下降沿有效,即只有输入()信号时才中断。
第11题:
均接高电平1
均接低电平0
前者接高电平1,后者接低电平0
前者接低电平0,后者接高电平1
第12题:
低电平,高电平
低电平,低电平
高电平,低电平
高电平,高电平
第13题:
在监视回答编码脉冲间隔时,在同步间隔存在期间,使用可预置的减计数器监视时钟计数,当同步间隔脉冲结束时,10微秒和1微秒的减计数器的借位(CT)输出分别为()时,说明间隔在公差范围之内。
第14题:
在正逻辑系统中,若要求“与”门输出高电平,则其输入端()。
第15题:
下列哪组符合同或门电路的特点()
第16题:
电路中,为防止干扰的窜入,与门、或门的多余输入端通常应作如下处理()
第17题:
8086执行OUTDX,AL指令时其引脚()。
第18题:
对于低电平动作(低电平触发)的开关而言,下列()不是在输入口上连接一个上拉电阻到VCC的目的?
第19题:
执行指令MOVXA,﹫DPTR时,WR、RD脚的电平为()。
第20题:
在正逻辑系统中,若要求“与”门输出高电平,则其输入端()。
第21题:
TFDS-2相机电源的供电模式为:()。
第22题:
容易区分
便于维修
减小线间干扰
供电方便
第23题:
CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平低
CMOS的输出高电平比TTL的输出高电平高,低电平比TTL输出的低电平高
CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平低
CMOS的输出高电平比TTL的输出高电平低,低电平比TTL输出的低电平高